用數字電路造句子,“數字電路”造句
作為模擬電路與數字電路的接口電路,高*能的模數轉換器對整個設計系統的實現非常重要。
一組用於檢測數字電路正確*的特定二進制碼。
與門海數字電路陣列相類似,模擬電路陣列也是半定製集成電路設計的母體形式的一種。
模數轉換器是模擬電路和數字電路的接口,是手持終端中不可缺少的組成部分。
針對數字電路路徑時滯故障測試生成較難的問題,提出了基於神經網絡的數字電路路徑時滯故障測試生成算法。
接收器部分主要是數字電路的設計,包括的主要模塊有:數據恢復電路、字符邊界檢測和TMDS解碼模塊。
其中包括對印製板的佈線、電容*耦合、數字電路的噪聲容限和傳輸線的探討。
香農寫於1938年的碩士論文,“繼電器與開關電路的符號分析”,應用布爾代數建立現代數字電路的理論基礎。
它能精確地描述數字電路的時間特*,支持連續和離散的時間結構並能對時間信息進行推理。
搶答器在比賽等場合中不可缺少的設備,本文主要利用功能不同的數字電路芯片的組合來實現多路搶答器的功能。
集成電路就成了數字電路的組成模塊。
比如,在,數字電路用的是晶體管綜合線路,但到了,數字電路就變成微處理器設計了。
邏輯模擬是數字電路自動設計的重要組成部分。
在數模混合布板時,數字電路的同步開關噪聲往往會影響敏感的模擬電路。
在模擬和數字電路中,耦合微帶線間的串擾會降低設備的*能。
該粗調環路由數字電路設計實現,包含逐次逼近寄存器和新結構的頻率比較單元兩個模塊。
香農寫於的碩士論文,“繼電器與開關電路的符號分析”,應用布爾代數建立現代數字電路的理論基礎。
七段顯示譯碼器是數字電路中的重要部件,其設計多年來採用傳統方法。
在印刷電路板上數字電路通常有總線配置。
在數字電路中,數字頻率計屬於時序電路,它主要由具有記憶功能的觸發器構成。
在這次的數字電路製作中,本文設計的八路智能搶答器,電路結構簡單,一目瞭然,比較實用。
其次對集成電路內所需要的基本模擬及數字電路如有源電阻、電流鏡、電壓比較器、與門及或門進行了設計和*。
本文介紹了數字電路系統的邏輯設計過程,並且着重闡明異步計數器和譯碼器的功能,數字鐘是這方面應用的一個實例。
該數字電路包括時鐘發生器和數字校正電路。
數字電路由單片機和lcd、鍵盤等*設備組成。
在設計數字電路時,設計者往往一開始就真值表描述電路所應該做的。
為使這些新一代數字電路成為現實,研究人員正致力於改進平版印刷系統。
摘要數字電路技術課程的知識難點是時序邏輯電路的設計。
卡諾圖法尤其有利於含有無關項邏輯函數的變換,並能提高數字電路的教學效果和設計效率。
有*頻、數字電路設計及調試經驗優先。
隨着數據傳輸速率增高,其幀同步的實現就越來越困難,而該領域主要是應用高速數字電路技術。
截至2009年2月,模擬電視不是與數字轉換的裝置相連接並依附在數字電路的光纜上或衞星裝置上,就是直接被數字電視所替代。
固定頻率源可以在在通訊系統和雷達系統中作為本機振盪器,也可以作為數字電路的基準時鐘信號,因此得到了廣泛的應用。
為解決數字電路*板的測試問題,設計了80路邏輯信號發生器。